论文部分内容阅读
XNOR门是构成Reed-Muller逻辑的基本门电路,现有的XNOR门电路由于信号摆幅的不完全性而导致后级亚阂功耗的存在。本文通过在信号非全摆幅的节点上增加弱晶体管来实现信号的全摆幅,达到消除亚阂功耗,实现低功耗设计的目的。所提出的方法应用于两个典型的XNOR门电路的改进设计中,经PSpice模拟,其功耗改进超过20%。进一步应用到全加器的设计中,结果也证实了此方法的有效性。