论文部分内容阅读
在分析了USB 2.0协议层通信原理的基础上,采用模块划分方法,将协议层划分为3个主要模块,运用Verilog HDL语言完成了RTL(寄存器传输级)设计,并在Cadence软件Verilog-XL上通过了行为仿真.最后通过Xilinx公司的FPGA Virtex芯片加以实现,以Xilinx ISE软件布线后,仿真结果显示速度达到52 MHz,完全满足USB 2.0协议的要求.