论文部分内容阅读
随着高阶制程节点芯片开发成本的攀升,企业不得不寻找规模更大的半导体产品市场,以获得较好的投资报酬率(ROI)。这对所有企业都有造成影响,Ahera也不例外。Altera在28nm制程节点上开发FPGA新系列产品,以及支持软件的成本,要远远高于65nm开发时所投入的2.5亿美元。只有很少的终端应用能够获得足够的收益,能在这一个节点上实现营利。幸好可编程逻辑在本质上非常灵活,一颗FPGA就能够解决不同市场领域很多客户的各种应用需求。而且,有越来越多的系统设计人员采用FPGA来替代ASIC、ASSP或者微处理器来实现解决方案,因此,Altera和FPGA产业能够更简单直接的拓展新的市场领域。
Altera的策略是关注架构和软件创新,因此,很多新设计在启动时都采用了Altera的解决方案。随着市场占有率的不断增加,Altera认识到加速替代ASIC所带来的机遇。这一个机遇主要体现在以下不同方面:芯片架构,也就是能够推出某种架构和相关的I/O,而且,密度和性能还能够达到一定水平,进而可以替代ASIC的功能。
软件在加速替代ASIC过程中也扮演了重要角色。高效率的软件和设计工具大幅地提高了设计工程师的效率,帮助他们更容易地增强FPGA架构的功能。
调整互联将成为半导体产品关键功能
通信系统、高阶测试设备和军事通信系统等宽带应用,推动了半导体产品的全面发展。因此,高速互联将成为半导体产品最关键、最能突出产品优势的功能。特别是,从1Gbps到11.3Gbps,高速序列链路几乎是所有市场领域半导体硅智财(IP)的基本组成部分。
系统设计人员需要使用各种规模而且复杂程度不同的IP模块,从基本算法模块到收发器、内存控制器、微处理器、讯号处理和通讯协议接口等。我们的参考设计和开发板产品支持这些宽带应用(例如,100G),能够满足这些尖端技术的开发要求。
FPGA低功耗技术满足宽带应用需求
在2010年,Altera主要关注的领域是制程技术应用,在收发器上的业界领先优势,以及FPGA的功率消耗和复杂性管理等,以满足越来越高的宽带应用需求。
透过Altera的内部基础设施和设计方法,Altera能够交付具有30亿个晶体管的产品级芯片。
Altera的高阶FPGA收发器具有内置发送和接收等化功能,解决了通信和背板长距离传输所带来的损耗问题。每一个通道和链路都有自己的特性,因此,需要多种等化设置才能满足这些特殊的宽带应用需求。
Altera在高速序列I/O上的领先优势使我们的11.3 Gbps Stratix IV GT部件具有业界最好的性能。
而且,透过使用Stratix IV FPGA获得专利的第三代可编程功率消耗技术,Altera能够有效的管理越来越大的待机功率消耗问题。该技术提供了高速逻辑和低功率消耗逻辑的最佳组合,实现了最佳性能和最低功率消耗。利用可编程功率消耗技术,将很少的关键时序逻辑模块设计为高速模式,时序不重要的逻辑模块则被设置为低功率消耗模式,进而大幅地降低了低功率消耗逻辑的泄漏电流。此外,没有使用的逻辑被置为低功率消耗模式,也进一步降低了功率消耗。
实现绿色和新能源技术
绿色和新能源技术是一定要实现的,它应用到每个家庭只是时间上的问题。做为半导体供货商,Altera在大部分型号产品上限制了材料的选择,采取措施提高产品功率效益,并且会继续这样做下去。
Altera生产的每一种可编程逻辑部件的功率消耗都非常低。但是,当您考虑到我们发售的数百万产品的整体功率消耗时,很显然,您应该采用低功率消耗设计。Altera一直在不断扩大在技术上的投入,开发出降低部件功率消耗的方法。
Altera的Stratix部件拥有业界最好的性能,而且Stratix IV FPGA在高阶FPGA的低功率消耗方面领先于业界。
Altera的Cyclone系列FPGA针对低功率消耗进行了优化,在多种应用中帮助您管理散热,降低甚至消除系统散热成本,延长了电池使用时间。与前几代Cyclone产品相比,Cyclone IV功率消耗降低了近25%。
Altera的零功率消耗MAX 11Z CPLD具有业界最低的动态功率消耗,以及业界最低的待机功率消耗。
Altera的HardCopy IV ASIC功率消耗非常低,足以和标准单元的ASIC解决方案相竞争。其功率消耗比Stratix IV FPGA原型低50%,在低功率消耗方面领先于FPGA产业。
Altera的策略是关注架构和软件创新,因此,很多新设计在启动时都采用了Altera的解决方案。随着市场占有率的不断增加,Altera认识到加速替代ASIC所带来的机遇。这一个机遇主要体现在以下不同方面:芯片架构,也就是能够推出某种架构和相关的I/O,而且,密度和性能还能够达到一定水平,进而可以替代ASIC的功能。
软件在加速替代ASIC过程中也扮演了重要角色。高效率的软件和设计工具大幅地提高了设计工程师的效率,帮助他们更容易地增强FPGA架构的功能。
调整互联将成为半导体产品关键功能
通信系统、高阶测试设备和军事通信系统等宽带应用,推动了半导体产品的全面发展。因此,高速互联将成为半导体产品最关键、最能突出产品优势的功能。特别是,从1Gbps到11.3Gbps,高速序列链路几乎是所有市场领域半导体硅智财(IP)的基本组成部分。
系统设计人员需要使用各种规模而且复杂程度不同的IP模块,从基本算法模块到收发器、内存控制器、微处理器、讯号处理和通讯协议接口等。我们的参考设计和开发板产品支持这些宽带应用(例如,100G),能够满足这些尖端技术的开发要求。
FPGA低功耗技术满足宽带应用需求
在2010年,Altera主要关注的领域是制程技术应用,在收发器上的业界领先优势,以及FPGA的功率消耗和复杂性管理等,以满足越来越高的宽带应用需求。
透过Altera的内部基础设施和设计方法,Altera能够交付具有30亿个晶体管的产品级芯片。
Altera的高阶FPGA收发器具有内置发送和接收等化功能,解决了通信和背板长距离传输所带来的损耗问题。每一个通道和链路都有自己的特性,因此,需要多种等化设置才能满足这些特殊的宽带应用需求。
Altera在高速序列I/O上的领先优势使我们的11.3 Gbps Stratix IV GT部件具有业界最好的性能。
而且,透过使用Stratix IV FPGA获得专利的第三代可编程功率消耗技术,Altera能够有效的管理越来越大的待机功率消耗问题。该技术提供了高速逻辑和低功率消耗逻辑的最佳组合,实现了最佳性能和最低功率消耗。利用可编程功率消耗技术,将很少的关键时序逻辑模块设计为高速模式,时序不重要的逻辑模块则被设置为低功率消耗模式,进而大幅地降低了低功率消耗逻辑的泄漏电流。此外,没有使用的逻辑被置为低功率消耗模式,也进一步降低了功率消耗。
实现绿色和新能源技术
绿色和新能源技术是一定要实现的,它应用到每个家庭只是时间上的问题。做为半导体供货商,Altera在大部分型号产品上限制了材料的选择,采取措施提高产品功率效益,并且会继续这样做下去。
Altera生产的每一种可编程逻辑部件的功率消耗都非常低。但是,当您考虑到我们发售的数百万产品的整体功率消耗时,很显然,您应该采用低功率消耗设计。Altera一直在不断扩大在技术上的投入,开发出降低部件功率消耗的方法。
Altera的Stratix部件拥有业界最好的性能,而且Stratix IV FPGA在高阶FPGA的低功率消耗方面领先于业界。
Altera的Cyclone系列FPGA针对低功率消耗进行了优化,在多种应用中帮助您管理散热,降低甚至消除系统散热成本,延长了电池使用时间。与前几代Cyclone产品相比,Cyclone IV功率消耗降低了近25%。
Altera的零功率消耗MAX 11Z CPLD具有业界最低的动态功率消耗,以及业界最低的待机功率消耗。
Altera的HardCopy IV ASIC功率消耗非常低,足以和标准单元的ASIC解决方案相竞争。其功率消耗比Stratix IV FPGA原型低50%,在低功率消耗方面领先于FPGA产业。