论文部分内容阅读
采用CycloneⅣEP4CE115F29C7型号的FPGA芯片,选用分布式算法,实现了一个40阶的FIR低通滤波器。通过Verilog HDL编程语言在Quartus II的开发环境中实现FIR滤波器的各模块仿真验证,并加入A/D芯片AD9214BRS-80和D/A芯片AD5440YRUZ进行硬件测试。结果表明,该滤波器输出波形稳定,波形衰减达到实验要求。