论文部分内容阅读
硬件木马可以通过篡改设计、 漏洞攻击等方式植入,从而破坏FPGA原始设计的功能.为了保证FPGA内部配置的可靠性,以Xilinx Virtex系列FPGA为例,对FPGA的配置存储器、 配置流程等方面做了具体的介绍,并在此基础上设计并实现了基于JTAG接口的位流回读与检测系统,通过JTAG接口,完成回读操作,并对回读数据进行分析,从而判定是否受到硬件木马感染.在Xilinx Virtex 7系列FPGA上进行验证,试验结果表明该方法可以有效地检测出受感染的设计.相比于旁路分析等硬件木马检测方法,该方法具有更强的鲁棒性和更宽的覆盖范围.