用DES算法构造跳频码序列发生器的实现研究

来源 :电路与系统学报 | 被引量 : 0次 | 上传用户:amoyzhu
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
基于计数式TOD的跳频码序列产生算法实际上是对TOD这一特殊信息流序列的分组加密变换,我们建议使用DES算法构成分组加密变换.所设计的跳频码序列发生器,在输出序列的均匀性、相关性、复杂性、游程、频隙滞留和FPGA上的可实现性等方面都能满足实际要求.这是一个性能良好、也便于FPGA实现的跳频码发生器方案.
其他文献
本文提出了具有自诊断功能的位定向MARCH-TB算法和字定向MARCH-TBW算法,并且在这两个算法的基础上提出并行测试结构来实现了嵌入式内存的测试和诊断.实验结果表明,此测试算法
针对远程虚拟实验设计中存在的缺乏统一的系统模型的问题,本文提出了一种虚拟实验过程模型,介绍了这个模型的基本结构,给出了形式化定义,并利用对象Petri网(Object Petri Net
音乐学科只有充分利用情感教学,才能使教学内容的思想性和艺术性得以充分的体现;才能使学生受到艺术的感染力;才能发挥其自身的风格和特点.
分析了即将推出的JPEG2000标准算法和基于自适应的上下文预测编码技术,提出了小波变换有损编码加自适应上下文预测无损残差编码的具有抗差能力的SAR图像无损压缩算法.该算法