基于FPGA的超高速时间交织ADC后台校准技术

来源 :电子学报 | 被引量 : 0次 | 上传用户:qianxiaoping
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
针对时间交织模数转换器(TI-ADC)三项主要失配误差(采样时间间隔失配误差、偏移失配误差和增益失配误差),提出一种基于FPGA的数字后台校准技术.失配误差值可通过校准算法得出,此校准算法基于统计近似的数学方法.反馈调节被用来减少TI-ADC的三项主要失配误差.此技术采用片外校准方式,校准算法在FPGA内部完成,校准调节电路在TI-ADC内部完成.实验结果表明:TI-ADC校准后与校准前比较,平均有效位数(ENOB)和平均无杂散动态范围(SFDR)分别提高0.58和11.28dBc,验证了该后台校准技术的
其他文献
欧盟在开展资源能源节约方面一直走在世界前列,在加强节能工作方面采取了很多有力的措施和做法,值得我们研究和借鉴。
从地下水压力使边坡破坏的机理出发,研究了地下水位随时间的变化情况以及累计位移与地下水位之间的关系,并对边坡监测与反馈分别作了论述,最后指出滑坡监测是滑坡整治工程安全施
<正>数学科目的考试内容及要求、考试形式、试题题型、难易比例等和以往基本保持一致.关于"三基"——基础知识、基本技能、基本思想方法的考查、创新意识的要求以及关于"了解