论文部分内容阅读
分析传统数字锁相环的工作原理发现,积分鉴相器在相位同步时会产生多余的超前-滞后脉冲,这些超前-滞后脉冲会引起锁相环相位误调整,从而造成不预期相位抖动.为了提高数字锁相环位同步时钟的相位抖动性能,提出一种相位误差的搜索算法,不仅消除了相位同步后相位误调整造成的相位抖动,也降低了数字锁相环的环路滤波器设计难度.经Xilinx开发的Vivado工具进行系统仿真,证明了设计方案的正确性和可行性.