单片机+CPLD实现高速多串口电路设计

来源 :电子设计应用 | 被引量 : 0次 | 上传用户:purelife100
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
为适应某些应用场合高速多串口电路需求,文章介绍了基于单片机和CPLD实现的高速多串口电路的设计思想,硬件接口和软件编程技术,以及CPLD内部逻辑电路描述方法.
其他文献
由于消费和通信领域对模拟电路的需求日益增加,在过去5年中SoC对混合信号功能的需求一直处于上升态势,到2005年,65%以上的SoC将包含模拟部件.通信和消费设备(如移动电话、DVD
本文介绍了StrongARM SA-1110的基本特征和嵌入式系统开发的过程,给出了基于StrongARM的短波软件无线电中频接收机的设计,用嵌入式系统实现了对AM、SSB、FSK等信号的解调.
针对无线通信、光电及半导体测试等领域客户的强大需求,美国吉时利仪器公司近期推出了一系列全球领先的测试技术和新产品.
今天越来越多的便携式设备使用板级式屏蔽,这些屏蔽主要是防止电磁干扰的接地金属保护外壳,它们一般装在干扰电路上并直接被焊在PCB板上.这样,电路板从外部环境中所受到的干
便携式设备的销售商和设计师正处在降低成本和尺寸,同时增加功能性、添加更多特性以及对消费者需求作出快速反应的压力中.工艺技术的进步,如90nm和65nm,以及300mm晶圆等,通过