论文部分内容阅读
面向多级单元(Multi-Level Cell,MLC)的LDPC码的最小和(Min-Sum,MS)译码算法译码性能取决于码字中每个比特对应的对数似然比(Log-Likelihood Ratio,LLR)的准确度,然而基于均匀感知策略的MLC电压读取方法需要提高感知精度才能获取精度高的LLR值,这将增加MLC闪存单元的读取时间.针对这种情况,本文提出一种基于非均匀感知策略的MLC闪存MS译码算法,该算法对MLC闪存阈值电压的感知采用非均匀的感知策略.在相同的感知精度下,相比于均匀感知策略,非均匀感知策略能