一种基于电荷泵锁相环的时钟调节电路设计

来源 :中国集成电路 | 被引量 : 0次 | 上传用户:h243173982
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
设计了一种基于电荷泵锁相环(PLL)的独特时钟调节电路,可调节时钟频率和延时,可纠正时钟偏斜,能够输出不同相位(0°,90°,180°,270°)锁定且低抖动的各种频率信号,锁相环可外部动态配置。该电路可应用于FPGA系统集成电路的时钟发生源电路中,能够提供非常灵活的时钟调节功能。仿真结果表明,该电路满足设计需求。
其他文献
针对MCU以太网升级程序时,具有网络不稳定,电源不稳定的特点,本文对国产MCU兆易创新GD32的程序升级方案进行研究。采用APP程序双备份,Boot程序检测升级标志位的程序升级方案
【摘 要】现阶段,在高中政治教学课堂如何提高政治教学有效性需要教师深入教学实际,科学地总结更加高效的政治教学对策。通过实践分析,本文结合政治教学内容,从提高学生兴趣、科学设疑等方面对政治教学有效性进行了讨论,希望能够为学生政治学习水平的不断提高奠定良好的基础。  【关键词】高中教育 政治教学 有效性  中图分类号:G4 文献标识码:A DOI:10.3969/j.issn.1672-0