一种新型的用于高速串行接口电路的单片锁相环电路设计

来源 :电路与系统学报 | 被引量 : 0次 | 上传用户:xgdiban
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
本文提出了一种新型的适用于USB2.0高速模式480MHz时钟产生的单片锁相环(PLL)电路。该PLL电路由一个鉴频鉴相器电路、一个电荷泵、一个低通滤波器、一个压控振荡器和分频器组成。论文着重对由环型差分对组成的压控振荡器电路进行了优化。电路的设计基于TSMC的0.25μm CMOS混合信号模型,电路的前后仿真结果表明该电路不仪能产生频率为480MHz的时钟信号,并且抖动(jitter)只有2ps rms,锁定时间(lock time)是1.8μs,完全满足USB2.0接口芯片对PLL的要求。
其他文献
本文结合小波多尺度分析和不变矩的优点,通过坐标变换和几何规范化等预处理,提出了一种能提供多尺度分析且具有平移、尺度和旋转不变性的矩特征描述子—小波不变矩,并给出了其不变性证明。讨论了不同类型和阶数的小波函数对小波不变矩识别性能的影响。实验结果表明,由合适消失矩阶数的、对称紧支集双正交小波函数得到的小波不变矩具有最佳的分类特性。
目的了解北京市天坛医院神经外科住院患者围手术期相关知识知晓情况,分析知晓情况差异的影响因素,了解患者围手术期健康教育需求。方法采用随机抽样的方法,自行设计调查问卷
本文分析了空时码在平坦准静态衰落信道下的性能,指出分集增益和编码增益并不能准确衡量空时码的性能,提出一种设计网格空时码的新思路,即通过牺牲部分分集增益来降低调制阶数以
该文提出应用基于QR分解技术的最小二乘格形插值算法-QRD-LSL插值算法来抑制直扩系统中的窄带干扰:并着重分析了算法内部特征对窄带干扰抑制性能的影响,即算法阶递推过程的前后