论文部分内容阅读
根据H.264/JVT/AVC的最新要求,设计了一个有效的视频图像实时处理解块滤波的硬件结构和算法,使用具有可配置数据通道的8×4 8-b it移位寄存器来提供滤波器(并行输入,并行输出的FIR滤波器)所需要的水平和竖直方向上的数据,设计了两个SRAM片,一个用来存放当前图像数据,另一个用来存放相关联的数据.在0.25μm技术下的综合结果是:19.1 k门(不包含96×32和64×32的两个SRAM),100MHz.根据实际情况可以选择不同的滤波方式,解决了边缘上的像素点的不连贯问题,和软件实现解块