论文部分内容阅读
基于MPEG-2解码中运动补偿的控制复杂、数据吞吐量大,实现较困难,提出了一种适合于MPEG-2MP@ML的运动补偿硬件实现方案,解决了时序分配,输入输出控制等较难处理的问题。文中的方案已经采用VHDL描述,并使用电子设计自动化(EDA)工具进行了模拟和验证。结果表明,方案满足MPEG-2解码的要求,可用于MPEG-2的VLSI实现。