论文部分内容阅读
为了在同一硬件平台上实现多种符号速率和多种通信体制,基于FPGA内部PLL可重配置技术和DDS专用芯片,提出了一种在不同通信体制下实现调制符号率逐比特可变的正交调制器设计方法,并在以EP4SE230为核心的处理平台上进行了硬件实现。通过改变调制器参数并采用矢量信号分析仪对调制信号进行测量,结果显示正交调制器信号的幅频特性和EVM均满足系统要求。采用这种方法实现的调制器具有很强的灵活性,符合数字通信软件无线电的趋势。