论文部分内容阅读
本文在0.25μm CMOST艺下设计实现了一种可用于STM-16标准时钟恢复电路的锁相环模块.在理论分析基础上,分别采用Alexander结构、改进型电流舵开关技术、Maneatis环形振荡器结构设计了锁相环模块中的鉴相器(Pn)、电荷泵和压控振荡器电路,并完成了整个锁相环模块的优化.经Hspice仿真实验,设计实现的锁相环中心频率为2.5025GHz,存3.3V电源电压下的功耗为40mw,环路带宽为60MHz,锁定时间约为640ns,满足性能设计需求,并具有低功耗、低电源电压、低噪声等特点,研究结果对