论文部分内容阅读
主要介绍了sDRAM的工作特性与控制时序特点,在此分析的基础上利用现场可编程门整列(FPGA)实现一种“高效”SDRAM控制器的方法——切换L-Bank进行读写操作,并配置两片RAM将单片SDRAM设计成“乒乓”RAM的双口接口,并由此引入仲裁机制,从而大大提高数据吞吐量。FPGA、SDRAM分别采用ALTER公司的EP2C8Q208C芯片和HY57V2562GTR-570芯片,并基于Verilog HDL语言在软件Quartus Ⅱ9.0上完成仿真。