基于Retimer的25Gbps高速信号链路设计

来源 :数码设计(上) | 被引量 : 0次 | 上传用户:zdnumber
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
随着通信技术不断发展,数据量的计算处理对数据带宽提出了更高的要求.100G以太网迅猛发展,尤其IEEE802.3bj规范中100GBASE-KR4(25Gbps*4)应用广泛.25Gbps高速信号链路的信号完整性设计面临更大的挑战,跨背板的PCB走线直接互联已经难以满足规范要求.本文通过将Retimer(DS280DF810)应用于高速链路中,可以解决远距离高速信号链路的信号完整性问题.
其他文献
伴随我国经济和科技的飞速发展,我国物联网技术也得到了很好地发展,物联网技术逐渐渗入到多行业中.在当今高科技发展的行业中物联网系统属于新型发展技术,而在物联网领域中,
由于我国各项指标的不断上升,整体实力不断增强,当今社会各大行业的进步显而易见.在这之中,新时代的产物——物联网技术也得到了飞速的发展,还在我国的各大领域中逐渐得到了
现在是个大数据时代,数据的类型和数量众多,特别是在电力行业中,这些特点更加明显.云计算技术能够更好地对资源进行虚拟和自动化,也方便了对大数据的处理.对于电力行业而言,
为了提高时间序列的预测精度,提出了一种通过遗传算法优化长短期记忆神经网络时序预测模型.针对多变量LSTM时间序列预测,将遗传算法应用于优化隐藏层中的单元数以及优化特征