基于FPGA的SRAM测试电路的设计与实现

来源 :电子工程师 | 被引量 : 0次 | 上传用户:kof2112
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
为了保证独立的SRAM模块或嵌入式SRAM模块功能的完整性与可靠性,必须对SRAM模块进行测试。介绍了一种基于Ahera DE2开发板的面向字节的SRAM测试电路的设计与实现。测试算法采用分为字内和字间测试两部分的高故障覆盖率March C-算法;设计的测试电路可由标准的JTAG(联合测试工作组)接口进行控制。设计的测试电路可测试独立的SRAM模块或作为BIST(内建自测试)电路测试嵌入式SRAM模块。验证结果表明该SRAM测试系统是非常高效的。
其他文献
患者,女,62岁,因突然头晕、头痛入院.体检:T36.8℃,P68次/分,BP210/110mmHg RR20次/分,心电图正常,实验室检查血尿常规,肝肾功能均在正常范围.用降压药(不详)血压下降,下腹坠
该波形发生器是以CPLD(复杂可编程逻辑控制器)为核心部件,辅以输入控制、D/A转换及数码显示等模块,利用VHDL语言在MaxplusⅡ软件中完成设计,可以输出递增斜波、递减斜波、三角渡、
虚拟仪器是计算机技术和传统仪器仪表技术相结合的产物,是仪器发展的一个重要方向.LabVIEW是一个基于图形化编程语言的虚拟仪器软件开发工具.文中基于LabVIEW图形化编程语言,