论文部分内容阅读
介绍了一种采用FPGA技术实现MPEG-4 ASP级视频DCT量化模块的设计方案.该模块包括二维DCT/IDCT、量化/反量化和帧内直流/交流(DC/AC)预测.用VHDL进行描述并通过模拟试验表明,该模块可在880个时钟周期内处理完一个宏块的数据,工作频率达到40MHz.文章采用全硬件实现方法,提出了各模块的硬件电路结构设计,减少了电路规模.