面向SOC芯片的跨时钟域设计和验证

来源 :计算机科学 | 被引量 : 0次 | 上传用户:jujumao222
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
随着高性能、低功耗芯片的发展,多时钟域和跨时钟域(Clock Domain Crossing,CDC)设计越来越多,CDC设计和验证越来越重要.阐述了5种常用的同步器设计模板.验证方法提出了层次化的验证流程:结构化检查,基于断言的验证(assertion-based verification,ABV),对关键模块进行形式化验证.CDC设计应用于研发的一款65nm工艺SOC芯片(最高主频1GHz、10个时钟域设计、多种工作模式),该芯片已流片回来.经测试,芯片的功能正确,说明设计和验证方法是完备的.
其他文献
摘要:通过当前高考和新课标对阅读理解的要求,提出了英语阅读策略的认知和培养;在分析学生在阅读理解中普遍存在的问题后,介绍了一些相对应的解决方法;叙述了常见的阅读理解类型及高考材料中的常见出题类型,提出如何运用基本解题技巧排除干扰项从而得出正确答案;最后结合高考和新课标,倡导学生培养良好的阅读习惯,为其终身学习英语奠定基础  关键词:阅读理解 存在问题 阅读类型 阅读步骤 干扰项 解题技巧    高