一种适用于高速串行数据通信的发送器

来源 :半导体学报 | 被引量 : 0次 | 上传用户:shaodongjia1668
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
介绍了一种采用深亚微米CMOS工艺实现的单片集成发送器的设计.该发送器适用于高速串行硬盘接口,主要由时钟发生器、并串转换电路和片内阻抗匹配的线驱动器三大模块组成.发送器采用0.18μm六层金属单层多品N阱CMOS工艺实现,芯片面积1.3mm×0.78mm.测试结果表明时钟发生器可工作在1.5GHz的频率下,数据可以正常发送.发送器总体功耗为95mW,输出共模电平270mV,单端输出幅度270mV.
其他文献
钟控准静态能量回收逻辑(clocked quasi-static energy recovery logic,CQSERL)只在输入信号导致输出状态发生变化的情况下才对电路节点充电(或者回收),不需要在每个功率时钟周期