论文部分内容阅读
设计了一种用于SDH系统STM-64(10Gb/s)速率级光接收机中的BiCMOS放大电路,包括NMOS共栅一共源前置放大器和差分式BiCMOS主放大器;各个放大器中都引入了负反馈;并精选了元器件参数,采取了提速措施,以保证放大电路在低功耗下工作在10Gb/s或更高速率上。实验结果表明,所设计的放大电路在10Gb/s速率上,主放大器输入动态范围为42dB(3.2~500mV),50Ω负载电阻上的输出限幅约为250mV,小信号输入时的最高工作速率达到12Gb/s,放大电路可采用1.8~5.6V电源供电,平均