论文部分内容阅读
文章提出了一种基于数字锁相技术的BPSK数字解调电路的设计方案,详细描述了典型模块的设计思路.该电路可应用于符合ISO/IEC 14443 B类的非接触IC卡系统基站,采用0.8 μmCMOS工艺实现,设计工作频率为13.56 MHz,数据流率为106 kbps.文中给出了利用Cadence LDV前后仿真以及Hspice模拟的波形,以及CPLD验证和实际流片后的测试结果.