搜索筛选:
搜索耗时0.0362秒,为你在为你在61,042,058篇论文里面共找到 10 篇相符的论文内容
类      型:
[期刊论文] 作者:郝芸,段青亚,, 来源:小型微型计算机系统 年份:2009
使用VHDL硬件描述语言完成了对CAN2.0总线控制器的设计,本控制器能发送CAN2.0协议中的各种帧,具有完善的检错、纠错及重发报文的能力,并且提供接收滤波模式、自检测模式、仅...
[期刊论文] 作者:赵秋桂,段青亚,, 来源:现代电子技术 年份:2009
FPGA动态局部可重构技术通常将系统划分为固定模块和可重构模块,可重构模块与其他模块之间的通信都是通过使用特殊的总线宏实现的。总线宏的正确设计是实现FPGA动态局部可重构...
[期刊论文] 作者:段青亚,于伦正, 来源:微电子学与计算机 年份:2002
文章介绍了SOC设计流程、智能I/O处理器组成,在开发该处理器时VHDL源代码的优化问题....
[期刊论文] 作者:段青亚,黄士坦,辛明瑞,, 来源:微电子学与计算机 年份:2007
由于空间环境的特殊性,可靠性成为航天器的重要指标,容错设计在航天关键电子元器件中必不可少。在航天器进入太空之前,为了模拟空间辐射效应,文中采用一种新颖方法对航天关键电子......
[期刊论文] 作者:刘曙蓉,张伟功,段青亚,宋阳, 来源:微电子学与计算机 年份:2005
文章针对计算机系统中串行总线的通讯,提出并实现了一种预测校正型曼Ⅱ码译码器.以预测校正型方式实现的曼Ⅱ码译码器,极大的提高了总线通讯的可靠性,节省了硬件资源,提高了...
[期刊论文] 作者:张伟功,段青亚,刘曙蓉,于伦正, 来源:微电子学与计算机 年份:2008
提出了伪四级流水结构概念,并在一种微处理器控制器中实现运用。该结构可以在显著提高微处理器指令执行速度的同时,简化其中程序控制器的设计复杂度,降低对芯片资源的要求,适合应......
[期刊论文] 作者:张伟功,段青亚,王剑峰,郝跃,刘曙蓉, 来源:宇航学报 年份:2005
高速、高可靠、低功耗的智能型串行系统总线是航天器进一步发展必须解决的一个关键问题。以1553B总线控制器为例,采用SOC设计方法,研究了航天器系统总线的设计和实现。首先按...
[期刊论文] 作者:段青亚,黄士坦,靳荣利,张莎莎,苗硕,, 来源:吉林大学学报(信息科学版) 年份:2010
为解决SoC(System-on-Chip)验证覆盖率和工作量问题,基于可重用思想、采用事务验证模型、随机激励生成的方法,建立了一个层次化的具有自主知识产权的自动化功能验证系统(LSAVS:Li...
[期刊论文] 作者:陈庆宇,盛廷义,吴龙胜,段青亚,姜兴通,, 来源:微电子学与计算机 年份:2012
随着集成电路进入SoC(System-on-Chip)时代,IP复用在SoC系统设计、集成过程中不可避免,不同IP核与总线之间的接口差异已经成为IP复用的主要障碍.通过研究各种IP核的总线接口特征,本......
[期刊论文] 作者:史永胜,洪鑫扬,段青亚,马毅超,陶亚凡,何立风,, 来源:微电子学与计算机 年份:2019
欧拉数是二值图像重要特征之一,为进一步提高现有二值图像欧拉数算法的效率,根据图论中的欧拉定理,在GRAY提出的基于四方块类型的欧拉数算法的基础上,提出一种欧拉数计算的FPGA加速设计.充分利用FPGA的并行处理能力,采用三级流水线的设计进行处理,使得计算欧拉......
相关搜索: