搜索筛选:
搜索耗时0.0389秒,为你在为你在61,042,058篇论文里面共找到 17 篇相符的论文内容
发布年度:
[学位论文] 作者:雷元武,,
来源: 年份:2012
科学计算已经成为继理论研究和物理实验之后,现代科学研究的第三种手段,其计算结果的精度将直接影响科学研究的成果和成败。随着计算规模不断扩大,科学计算中浮点运算的舍入误差......
[学位论文] 作者:雷元武,
来源:国防科学技术大学 年份:2018
...
[期刊论文] 作者:雷元武, 窦勇, 郭松,,
来源:计算机学报 年份:2012
探索了FPGA平台加速高精度科学计算应用的能力和灵活性.首先,研究科学计算中最常用的操作——向量内积,提出基于定点操作的精确向量内积算法.以IEEE 754-2008标准的四精度(Qu...
[期刊论文] 作者:郭松,窦勇,雷元武,,
来源:计算机工程与科学 年份:2012
POP是一种全球海洋环流模式,广泛应用于海洋研究和气候预测。但是,随着模式分辨率的提高,POP对计算能力的需求呈几何级数增长,从而限制了POP模式的发展。本文在分析POP原理和特征的基础上,采用CUDA Fortran编程模型将POP模式移植到GPU平台上,并采用了网格块间并......
[期刊论文] 作者:郭欣童, 雷元武, 郭阳,,
来源:计算机工程与科学 年份:2019
传统的串行RapidIO2.1接口支持3种通道模式(1×、2×、4×)。在2×或1×模式下,4条物理链路只有2条或1条在进行数据传输,其余链路被闲置,造成带宽浪费;...
[期刊论文] 作者:牛新,周杰,窦勇,雷元武,,
来源:高技术通讯 年份:2009
提出了一种可以进行列主元选取的细粒度LU分解流水线算法并在现场编程门阵列(FPGA)上得到了实现。该算法可以在进行列主元选取的同时,充分利用数据的重用性,以减少数据读写次数。......
[期刊论文] 作者:何婷婷,彭元喜,雷元武,,
来源:计算机应用 年份:2015
针对双精度浮点除法通常运算过程复杂、延时较大这一问题,提出一种基于Goldschmidt算法设计支持IEEE-754标准的高性能双精度浮点除法器方法。首先,分析Goldschmidt算法运算除...
[会议论文] 作者:张美迪, 马胜, 雷元武,
来源:第二十一届计算机工程与工艺年会暨第七届微处理器技术论坛论文集 年份:2017
...
[期刊论文] 作者:雷元武,周杰,葛颖增,窦勇,,
来源:计算机工程与科学 年份:2008
本文讨论旋转模式下CORDIC算法的符号预测和迭代计算问题,采用并行计算方法来加速CORDIC算法。文中提出分段符号预测和增加校正迭代的符号预测机制,使用分段迭代展开和三输入加...
[期刊论文] 作者:雷元武,陈小文,彭元喜,,
来源:计算机研究与发展 年份:2016
快速傅里叶变换(fast Fourier transform ,FFT )是数字信号处理(digital signal processing , DSP)领域中最耗时的核心算法,该算法的计算性能和计算效率将影响整个应用的执行效率。...
[会议论文] 作者:赵书杰, 孙书为, 雷元武,,
来源: 年份:2004
回 回 产卜爹仇贱回——回 日E回。”。回祖 一回“。回干 肉果幻中 N_。NH lP7-ewwe--一”$ MN。W;- __._——————》 砧叫]们羽 制作:陈恬’#陈川个美食Back to yield...
[期刊论文] 作者:雷元武,窦勇,倪时策,周杰,
来源:电子学报 年份:2012
本文针对科学应用中基本函数种类多、实现复杂、使用频率低的特点,提出一种定制VLIW结构四精度浮点基本函数协处理器(QPC-Processor).该结构通过显示并行技术挖掘基本函数实现...
[期刊论文] 作者:雷元武, 窦勇, 郭松, 李鑫, 雷国庆,,
来源:计算机工程与科学 年份:2009
本文首先分析LU分解中舍入误差的积累过程,建立精度损失与矩阵规模的关系模型来预测大规模LU分解的精度;然后,根据定点加法的简单、快速、无精度损失的特点,设计高精度乘累加...
[期刊论文] 作者:邓子椰,陈书明,彭元喜,雷元武,,
来源:计算机工程与科学 年份:2014
在科学计算、数字信号处理、通信和图像处理等应用中,除法运算是常用的基本操作之一.基于SRT 8除法算法,设计一个SIMD结构的IEEE-754标准浮点除法器,在同一硬件平台上能够实...
[期刊论文] 作者:潘奇,王慧丽,雷元武,吴虎成,
来源:计算机与数字工程 年份:2020
在众核芯片中,因为核数过多,JTAG串联链路过长,导致在仿真调试时存在效率低下,用户界面卡顿的问题。文章提出一种高效的基于分组共享策略的众核DSP仿真调试结构。该结构采用...
[会议论文] 作者:赵芮,雷元武,彭元喜,孙永节,
来源:第十七届计算机工程与工艺年会暨第三届微处理器技术论坛 年份:2013
在高性能处理器中实现乘后加运算指令,将能减少运算的计算延时和算法的迭代次数,提高处理器的计算性能。设计了一种6级全流水SIMD浮点乘加单元(FMAC),设计实现了九条浮点指令,支......
[会议论文] 作者:林宗华, 彭元喜, 鲁建壮, 雷元武, 刘洋徐瑞, 成兴华,,
来源: 年份:2004
为了加快数据处理能力,满足图像和数字信号处理的要求,本文设计和实现了一种64位SIMD定点乘加器,通过乘法器和加法器实现加减法、MOV操作、标向量广播、乘法、点积、复乘、乘...
相关搜索: