搜索筛选:
搜索耗时0.0452秒,为你在为你在61,042,061篇论文里面共找到 7 篇相符的论文内容
类      型:
[期刊论文] 作者:卜帆,顾美康,, 来源:电视技术 年份:2008
针对H.264中1/4精度像素内插的复杂算法,提出一种硬件实现结构。亮度分量中,对于4×4块的半像素计算,采用4个6抽头滤波器并行处理;同时整个计算过程,由一个状态机控制;对于1/4像素......
[期刊论文] 作者:俞张辉,张自强,顾美康,, 来源:电子科技 年份:2011
采用基于模型的思想,实现了电梯控制算法的设计。在Matlab/Simulink环境中建模、测试,并自动生成了电梯控制的VHDL代码,并在Quartus环境下进行了逻辑和功能仿真。仿真结果表...
[期刊论文] 作者:孙莉萍,顾美康,李莉,, 来源:中小企业科技 年份:2007
本文介绍了数字复接系统的工作原理,以及现代通信中复接技术的各种方式方法。根据复接要求划分设计模块,利用QuartusⅡ自动化工具完成设计和仿真,最后下栽到FPGA中实现一块复接......
[期刊论文] 作者:王亮,顾美康,孙凯民,, 来源:现代电子技术 年份:2012
视频检测、跟踪、识别一直是智能监控、视频检索、模式识别相关领域研究的热点。在此使用FPGA作为系统的控制模块,实现了基于背景寄存检测算法的检测系统。该系统在满足实时性要求的同时,较好地完成了检测任务。并用在QuartusⅡ,ModelSim进行混合仿真,避免了硬......
[期刊论文] 作者:孙凯旻,王亮,顾美康,, 来源:上海师范大学学报(自然科学版) 年份:2013
数字电路设计中值滤波器时,面积和速度上的考虑非常重要.面积上要求使用的逻辑资源尽可能少;速度上则要求系统能在较高时钟频率上工作,并用尽可能少的时钟周期完成1帧滤波或进行实时滤波.设计的新型中值滤波器的硬件结构为带2个Buffer的3窗结构,并用奇偶排序网......
[期刊论文] 作者:王亮,顾美康,孙凯民,, 来源:电视技术 年份:2013
旨在对AES加密算法进行研究,并采用Nios II CPU的SOPC集成实现方式,基于FPGA设计出了具有加解密功能的、密钥可配置的、资源利用和吞吐量都十分理想的SOPC加密系统。系统轮变换...
[期刊论文] 作者:陆海东,顾美康,申晓磊,, 来源:计算机系统应用 年份:2014
本文提出了基于贝叶斯压缩感知的信号重构算法,将压缩感知理论应用于信号的压缩传输以及重构,该算法将压缩感知问题转化为线性回归问题,逐步推演出结果向量之间的迭代关系,最后通......
相关搜索: