路径度量相关论文
极化码的简化串行抵消列表(Simplified Successive Cancellation List,SSCL)译码提出了R1(Rate-1)、R0(Rate-0)等多种特殊节点的快......
机会主义路由的出现,打破了传统单路径路由对于转发节点的限制,并为Ad Hoc网络路由协议的设计提供了新思路。机会主义路由利用了无线......
由Imai与Hirakawa提出的多层编码方法可用来构造具有任意大最小平方欧氏距离的分组调制码(BCM码),对于用此方法构造的码字的译码可......
在增信删余卷积码的维特比译码器设计中,本文采用SST方法降低功耗.增信删余矢量表则通过硬线逻辑实现了优化,降低了系统所需的面积......
本文分析并比较了MAP.Max_Log_MAP.Log_MAP和SOVA译码算法中软输出形成机理和对译码性的影响。针对SOVA中软输出与路径度量差的关......
该文就是在卷积码约束度大的情况下,降低Viterbi译码器的硬件复杂度,同时保证一定的译码速率,用FPGA上设计实现Viterbi译码器.该文......
学位
摘 要: 维特比算法是卷积码的一种最大似然译码,其幸存路径和幸存路径度量的存储均有不同的实现方法,设计的通用维特比译码器,采用同......
为了提高物理层下行控制信道(Physical Downlink control channel PDCCH)极化码译码的吞吐率,降低复杂度,减少第五代无线通信终端......
针对现有的多指数连续相位调制(CPM)信号解调中存在的运算量大,工程实现难度高等问题,本文提出了一种基于Laurent分解的低复杂度序列......
Viterbi算法是卷积码的一种最大似然译码。文中介绍了(2,1,9)的Viterbi译码器的FPGA一种实现方案,其中ACS运算采用两个基四蝶形运算......
期刊
在对Viterbi译码算法进行分析的基础上,论述了蝶形运算单元和路径存储的理论分析和实现方法,解决了蝶形运算单元在路径存储上有限字......
3rd Generation Partnership Project release15发布的第五代无线通信技术标准(5G new radio)中,物理层广播信号(physical broadca......
基于现有的在全息存储通道中使用的6:8等重调制码的维特比检测器(Viterbi detector,VD)方案,提出了一种能显著地降低2码元交换错误事......
维特比算法是卷积码的一种最大似然译码。维特比译码器中的存储部分,包括幸存路径的存储和路径度量的存储,其结构的选择对其占用硬......
随着网络技术的不断发展,人们的日常生活对网络的依赖水平越来越高。为了给用户提供更好的网络接入服务,无线Mesh网应运而生。这是......
学位
ACS单元的设计及路径度量(PM)值的存储是Viterbi Decoder硬件实现的重要部分之一。介绍了一种码率为1/2的硬判决Viterbi Decoder的ACS......
采用一种新的方法较好地解决了维特比译码器的路径度量存储更新问题,详细介绍了状态地址的映射、加比选(ACS)单元计算顺序的调度、......
在当今的通信系统中,信息传输的有效性和可靠性十分重要,人们一般使用信道编码的方式来提高信息传输的可靠性。其中,卷积码是一种在移......
在数字通信系统中,特别是面向IEEE 802.11ac标准的无线通信系统中,删余卷积码与对应的维特比译码算法作为一种必选的提高信息传输......