论文部分内容阅读
本文以RF接口模块的后端物理设计与实现为例,使用0.18um工艺,阐述了在集成电路EDA设计工具的辅助下布局布线的具体实现方法,通过对设计结果的分析,解决了布线拥塞、时序收敛以及信号完整性等问题.经过了布局、时钟树生成、布线、寄生参数提取、时序分析等许多步骤,该芯片最后达到设计预定的性能指标并交付流片.作为后端设计的重要环节,本文对布局做了重点介绍.