论文部分内容阅读
针对PD雷达信号处理机,分析了信号处理机的算法流程,设计了一种硬件实现方案,并对算法部分的硬件实现进行了分析。为满足PD雷达信号处理机高适时性的要求,采用DSP+FPGA的多处理器系统架构,结合DSP和FPGA的特性,对信号处理机算法进行划分以分别在DSP和FPGA中实现,并介绍了算法划分的方法。最后以数字下变频、运动补偿算法为例介绍硬件实现。