卫星在轨带电研究

来源 :第八届全国抗辐射电子学与电磁脉冲学术交流会 | 被引量 : 0次 | 上传用户:sue001002
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
卫星在轨工作时,尤其是地球同步轨道(GEO)卫星,因空间热等离子体,使卫星相邻表面不等量的带负电位至数千伏,当其超过材料绝缘强度时,发生不同于地面静电放电的卫星表面间静电放电(SESD),产生电磁脉冲(EMP),通过缝隙等的进入星体内部电子设备中,引起伪指令,严重者造成设备功能受损.一定能量的电子会穿透卫星壳体,电子在介质材料内部的积累产生一定的电位,引起材料自发的击穿对卫星造成一定的危害.静电放电引起卫星工作的异常.本文简述卫星在轨带电原因及其危害,与设计分析和防护技术等.
其他文献
本工作进行了典型单片机电路800C196电路的总剂量辐射试验,研究了80C196电路的辐射损伤特性,典型失效模式和辐射敏感参数,并通过对CMOS器件总剂量辐射损伤的分析提出了大规模
硅微加速度计在辐照情况下输出电压会发生漂移,甚至出现失效模态.文中介绍了硅微加速度计的辐射效应及损伤机理,并给出了辐射剂量对加速度计输出电压影响的关系式;在文章最后
由于航天器充电引起静电放电导致高压、大功率太阳阵永久性损坏的事件在国外已进行了多次报道,并在实验室中得到证明.本文针对GaAs和Si高压太阳阵进行ESD地面评价试验,并对其
本文通过改变存储器辐照时施加的偏置状态(动态检测或不加电)和不同剂量辐照后的退火条件,在线测得EEPROM和FLASHROM存储器逻辑状态翻转随总剂量和辐照后退火条件的变化关系;
对两套不同的测试系统,包括HP4156半导体参数自动化在线测试系统以及瞬时退火测试系统进行了详细的介绍,说明其工作原理和技术指标,并利用这两套系统对典型CMOS器件进行了脉
本文阐述了CMOS电路的辐射效应,介绍了LSI电路设计、工艺等方面的抗辐射加固技术,以及取得的一些科研成果.
辐照会引起MOS管阈值电压产生漂移,使场寄生管导通而引起漏电流增大.为此,我们希望找到一种方法能有效地降低辐照后场区正电荷累积,提高场区抗辐射性能,使辐照后电路漏电流增
会议
空间存在这覆盖元素周期表中所有原子序数的离子以及电子,带电粒子有连续的能谱,能量范围从几eV、几百eV直到1022eV,因此用于空间辐射环境监测探测的仪器设计需考虑空间应用
对于高速CMOSLSIS电路,ESD(electrostaticdischarge)保护结构越来越受到人们的重视,已经设计和开发出许多保护结构.在这篇文章中主要介绍一种新型共同释放路线CDL(commondisc
本文分析了CCD电离辐射效应和位移辐射效应.用10MeV质子和钴60γ射线对CCD进行了辐照试验.分析比较了质子和γ射线辐照实验结果,得出质子辐照时CCD失效是电离效应和位移效应