5.10一种节省硬件资源的DFT伪码捕获实现方法

来源 :全国第十一届信号与信息处理、第五届DSP应用技术联合学术会议 | 被引量 : 0次 | 上传用户:zhyanhz
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
DFT伪码捕获算法在进行伪码搜索的同时估计多普勒频偏,通过将传统的二维搜索变成一维搜索提高捕获速度。为了满足捕获要求即频率估计误差在跟踪环路带宽内,需要增加DFT点数,但随着运算点数的增加硬件实现难度成倍增长。本文提出了一种基于FPGA的在不增加DFT点数的前提下实现高精度伪码捕获的实现方法,详细介绍了如何通过采用查找表和浮动窗等方法在保证系统性能的同时节省资源,通过在FPGA器件中验证表明该方法捕获速度快,精度高,硬件实现简单,占用资源少,有很强的实用价值。
其他文献
本文利用高性能信号处理器TMS320C6701和FPGA及CPLD设计并实现了一个新颖的专用高速数字脉压模块。本文介绍了该模块硬件构成,描述了脉压处理芯片的对外接口及控制信号,简要
本文提出了一种基于嵌入式DSP的H.264/AVC视频压缩系统方案,并研究了视频编码器的实现和优化。针对H.264/AVC的多模式选择问题,有针对性的提出了基于统计门限的模式快速选择
著名科学史家李约瑟博士一行,赴京参加第三届国际中国科学史讨论会后,于九月初来应邀我校进行参观和访问。同行的有长期与李约瑟合作的鲁桂珍博士,以及香港大学的何丙郁夫妇
NCO是基于软件无线电的数字通信中调制解调单元必不可少的部分.基于CORDIC算法的NCO比传统的基于查找表结构的NCO消耗的硬件资源要少。本文首先介绍了NCO的设计思想和实现方
最近半导体技术重新青睐D类音频功放,特别是用于便携式产品和消费类电子。本文论述了D类音频功率放大器的工作原理;利用cadence软件设计并仿真出一款D类音频功率放大器;描述了D
MAXIM公司的MAX3111异步串行收发器,以SPI方式与Ti公司的TMS320C6000系列DSP芯片直接接口,可将DSP芯片提供的多通道同步串行接口(McBSP)扩展成异步串口,便于与微机及其他设备
可测试性设计(DFT:Design for Testability)是芯片设计的重要环节,它通过在芯片原始设计中插入各种用于提高芯片可测试性的硬件逻辑,从而使芯片变得容易测试,大幅度节省芯片
本文介绍了一种基于高性能DSP和FPGA的DRFM信号处理模块的设计方案,对该模块的总体设计方案、主要电路单元设计、通用性设计和信号完整性设计等内容做了详细讨论。最后列举了
生活中,一些老年朋友常常自夸:我的身体健康得很,能吃能睡。那么,从医学角度看,一个健康老人应具备什么生理特征呢?您不妨对照一下看,可基本测试您是否健康。眼有神:眼睛是
介绍了FIR数字滤波器的基本原理,讨论了用TMS320VC33 DSP实现FIR数字滤波器的过程,给出了具体功能模块和工作原理。