论文部分内容阅读
数字收发单元是数字相控阵雷达的核心部分,是将多通道集成设计的多功能收发模块,完成发射通道的直接数字信号产生、接收通道的中频信号采样等功能,它的研究与应用代表着雷达技术发展的最新水平。本文首先介绍了数字阵雷达的概念,分析了数字收发单元的工作原理,然后提出了以FPGA、ADC、DDS为核心功能芯片,采用数字化方案完成中频信号的产生与接收:在发射通道,FPGA根据工作模式、频率点、相位字、定时脉冲等控制码产生相应的控制程序,通过DDS的串口、并口配置内部寄存器,输出信号经过滤波、放大后,形成激励信号;在接收通道,中频模拟信号经过预处理后,进行A/D采样,FPGA完成采样数据的数字正交下变频、抽取、低通滤波等处理,形成八通道的基带I/Q数据,打包后通过光纤送给信号处理单元。本文从理论研究和工程实现的角度,详细介绍了基于集成化、数字化方案的硬件设计方案,完成了模块化的软件设计,研究了幅相校准、多通道同步、电磁兼容等系统设计方法,最后介绍了单元性能指标的测试方法与结果。经过组件测试和系统联试的验证,本单元很好地完成了八通道低功率数字信号的同步产生、接收等功能,各项指标满足雷达的技战术要求,取得了理想结果,对以后数字T/R组件的研究和开发具有借鉴意义。