论文部分内容阅读
本文主要研究自适应并行式三频段低噪声放大器的设计,所设计的低噪声放大器适用于同时接收北斗二代(B2波段,中心频率为1207.14MHz,带宽为24MHz)、GPS(中心频率为1575.42MHz,带宽为2.046MHz),以及2.4GHz三个频段的信号,并采用自适应偏置技术。本文研究了并行式多模低噪声放大器的主体电路设计、输入匹配网络设计、输出匹配网络设计、自偏置电路设计以及自适应偏置电路设计。本文对电路结构的选取进行了详细的理论分析,对主体电路进行了增益、带宽以及噪声的分析,采用功率约束噪声优化的方法对电路进行了设计,选取了合适的电路结构,对输入输出网络以及偏置网络的设计也进行了比较详细的分析。为了使低噪声放大器在三个频段的增益均比较高,电路采用两级放大结构,电路的第一级采用带源极电感负反馈的共源共栅结构,电路的第二级采用共源级放大结构。电路第一级共源电路采用自偏置电路提供偏置,第二级采用自适应偏置电路提供偏置。在进行电路的匹配设计时,输入、输出匹配网络也选取了合适的电路结构和元件值,实现了比较好的匹配特性,考虑到电路级间的匹配,在共源共栅结构中加入了一个级间匹配电感,改善了电路的增益、噪声、线性度以及输入、输出匹配特性。在进行电路的输出网络设计时,对输出网络进行了改进,使得输出网络中用到的电感、电容的数量有所减少,既满足了电路的设计要求又减小了后端版图的面积,降低了成本。由于并行式多模低噪声放大器要同时工作于三个频段,设计时兼顾了增益、噪声以及线性度的要求。本文基于SMIC0.18um RFCMOS工艺,采用1.8V电源供电,完成了一个采用自适应偏置技术的并行式三频段低噪声放大器的设计,并使用Cadence中的Spectre RF软件进行了前仿真、版图设计以及后仿真。自适应偏置技术的应用改善了电路的线性度。后仿真的结果表明,在三个频段处,电路的增益S21均大于7.53dB;输入匹配特性S11均小于-6.96dB;输出匹配特性S22均小于-9.03dB;噪声特性NF均小于7.59dB;1dB压缩点均大于-13.65dBm;输入三阶交调失真ⅡP3均大于-0.55dBm。