论文部分内容阅读
信道均衡技术是现代数字通信系统的关键技术,可以有效消除码间干扰,提高通信质量。在信道均衡中,盲均衡由于不需要训练序列而成为目前研究的热点。随着盲均衡算法研究的深入,如何将其应用于实际则逐渐成为继盲均衡算法研究之后的新兴课题。当今集成电路技术的迅速发展、可编程逻辑器件的相继问世均为盲均衡技术的应用提供了支持和保证。本文研究了基于现场可编程门阵列(FPGA)的变步长恒模盲均衡算法的设计与实现。论文的主要工作在于:(1)在前人的研究基础上,对变步长恒模盲均衡算法进行了优化,使之在运算形式上避免了除法,提高了硬件实现效率。(2)以浮点运算为基础设计了变步长恒模盲均衡器,该均衡器采用模块化的设计思想,使得完成后系统的各模块在功能上相互独立,更改设计只需改动相应模块即可,为今后的进一步研究提供了便利。(3)设计了包括信号发生器、误码计数器和显示控制器在内的实验平台,并对变步长恒模盲均衡算法进行了验证。实验平台通过数据及图形的形式输出系统仿真结果。结果表明,所设计的盲均衡器在误码率、收敛速度、信道跟踪能力等方面均有较好的性能。