论文部分内容阅读
随着无线通信向宽带化、个人化、智能化和移动化方向发展,智能天线、多载波调制、软件无线电和MIMO(multiple-input-multiple-output,多输入多输出)空时编码等一系列新技术将应用于未来无线通信系统。如何为未来无线通信系统中诸多的处理、控制单元提供一种高效、高带宽、灵活的互连架构,如何将MAC(Medium Access Control,媒体接入控制子层)及高层协议处理模块和物理层有效的连接起来,如何降低成本并且提高开发效率,成为未来无线通信系统设计中极具挑战性的难题。本论文针对上述问题,提出了一种适合于B3G系统中高速传输的总线桥架构。其主要工作和贡献包括以下方面:(1)引入PCI(Peripheral Component Interconnect,外设部件互连)总线作为MAC及高层协议处理模块的数据交换总线,处理高速并行数据的传输;(2)引入RocketIO高速串行接口作为板间交换接口,处理高速串行数据的传输以及实现串并转化功能。引入内嵌有Rocket IO模块的高性能FPGA(Field Programmable Gate Array,现场可编程门阵列)能有高效的将FPGA的处理功能与数据的高速传输无缝结合,既提高了系统的性能,也提高了系统的开发效率;(3)结合PCI总线以及RcoketIO的引入,设计了MAC及高层协议处理模块和物理层处理模块之间的高速总线桥的结构,并且给出了高速总线桥的具体实现。(4)在MAC接口板FPGA的逻辑设计中引入了SoC结构,在没有增加系统的成本的情况下方便和完善的进行各模块的调试,为最后系统的级联调试提供了很大的方便。