论文部分内容阅读
随着电子行业的发展,特别是集成规模的扩大、信号频率的提高,工程师对电子测量和对电子测量仪器本身的要求越来越高,对采样率和存储容量两个方面提出了更高的要求,同时希望有更好的波形捕获能力。本课题也着重从这几个方面着手,围绕采样率、存储容量和捕获率三个关键技术指标做了详细分析和设计,尝试在现有器材和工艺的基础上尽可能同时提高以上指标。同时课题成果具有可复制性和一定的提升空间,为后续进一步提升性能打下基础。由于是和民营企业合作,在保证可靠稳定、适合量产和低成本的前提下,经过对其调研后最终确定了1GSPS最高采样率、16Mbyte存储深度和200000wfms/s波形捕获三项指标,基本满足了大多数情况下的检测需求,本文主要按以下思路阐述:1、由分到总,围绕关键指标,对数据采集、处理、大容量存储以及波形捕获方案分别进行理论论证后,选用了双片FPGA+DSP的核心控制框架体系,两片FPGA有各自的任务,相互协调完成和处理DSP的各项指令,再结合前端的单片高速ADC和后端的大容量存储芯片,最终确定了本系统的整体架构。2、在高速采样子模块中,确定了单片采集方案并选定核心器件后,从阻抗匹配和外围电路入手,按照数据流走向,详细介绍了高速采集后数据的同步接收处理和缓存设计,并对数据流中的均匀抽点和峰值检测做了相关介绍。3、在大容量存储子模块中,为了提高可靠性和缩短研发时间,并且使其具有可移植性,选用了基于IPcore为基础的控制方案。由DDR2访问原理开始,从相关工作时序的介绍入手,详细介绍了内部控制器各项功能的实现,并根据计算输入、输出匹配数据的结果确立了各读取时钟的大小,进而介绍了数据流走向、缓存的实现、时钟以及寻址等等各功能,并且对其特殊的预触发结构做了相关介绍。4、在并行映射子模块中,由于传统串行结果的数字示波器架构中采集后的信号经过调理、存储、处理后显示的时间远远大于采样本身的时间,这种串行处理的结构极大的制约着捕获率的提高。对捕获率和死区时间关系的理论研究基础上提出了一种并行处理结构,在FPGA中搭建一个并行处理模块替代DSP做波形存储和映射,从而提高了捕获率。