ASIC后端设计中的时钟树综合优化研究

来源 :湘潭大学 | 被引量 : 0次 | 上传用户:cainubaijiazi
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
本文针对一款物联网控制的DSP芯片ADP32,在后端物理设计中提出了一种优化的时钟树综合方法。实验数据表明该方法在确保电路时序收敛的前提下有效精简了时钟树结构,减小了时钟树功耗和面积,目前该款芯片已经成功进入流片阶段。时钟信号是电路正常工作的基准,也是电路系统中连线最长、翻转率最高、负载最大的信号。时钟信号必须保证芯片处于最差环境时,最关键的时序也能够正常工作,否则就会导致时序紊乱,电路功能出错。ASIC后端物理设计中的时钟树综合优化是将前端综合时的理想时钟信号换成实际信号连线,也是整个后端设计中十分关键的一步。时钟树综合的目的是最小化时钟延时和偏差,最大限度的获得时序收敛,同时精简时钟缓冲器数目和最小化面积,降低时钟树功耗。总之,一个时钟树的好坏直接影响整个芯片的面积、功耗和布通率。本文是基于Cadence公司的布局布线工具SOC Encounter平台,结合ADP32芯片的后端物理设计流程,展开的时钟树综合优化研究。首先简单介绍了后端设计的基本流程和各个流程阶段的内容及注意事项;然后针对本论文的研究课题时钟树综合优化详细阐述涉及到的基本原理和时钟网络分类;最后通过仔细分析本设计的时钟树结构,结合在实际项目中遇到的问题进行分析并提出解决方案,另外在确保时序收敛的前提下,提出一种通过优化和设置时钟树指导文件中的Buffer、Global Excluded Pin及Leaf Pin Group三个参数综合得到功耗低、面积小时钟树的方法。实验结果表明,这三种参数的合理利用,相比于传统时钟树综合方法,时钟树功耗优化了3.6%,芯片面积减小了0.4%。
其他文献
学校担负着培养具有创新精神和实践能力的的各类人才的任务,是造就未来接班人的重要场所。因此,提高教育教学质量是学校的永恒主题和不懈追求,在当前世界经济一体化和中国加入WT
家庭联产承包责任制是在新中国成立后,经过了土地改革、初级农业合作社、高级农业合作社和人民公社几次重大变革之后,最终被确立下来的。家庭联产承包责任制的产生不同于以往
本文主要采用文献资料法、问卷调查法、数理统计法等对江苏省普通高校武术选项课教学现状进行了调查、研究与分析,并提出相应的对策。研究结果表明:1武术选项课作为普通高校
古诗英译渐渐得到了诸多人士的关注,古诗英译作者们有的注重音意结合,有的注重形意结合,还有的作者从音形意三个方面来把握古诗的翻译。在诸多的译作中,我们会发现其中既有中
近年来,我国金融机构“存款短期化、贷款长期化”趋势明显,商业银行“短存长贷”的信贷期限结构不匹配现象更加突出。商业银行存贷期限的不匹配极易引发流动性风险、利率风险和
银行档案是银行开展各项经营管理活动,包括资金的筹集(存款业务)、资金的运用(贷款及投资业务)、资金的收付(结算业务)等过程中的真实记录,是开拓业务、总结经验、制定决策的
《中共中央、国务院关于加快林业发展的决定》的出台,标志着我国林业从此结束了以木材生产为主的时代,进入了以生态建设为主的新时代。《决定》从全局高度对林业的战略地位做了
碳化硅以其出色的材料特性受到人们的广泛关注,随着研究的不断深入,基于碳化硅材料的新型半导体器件也相继问世,其中碳化硅功率MOSFET具有更低的导通电阻,更高的极限工作温度
为进一步提升玉米生产效益,实现农业增效、农民增收的目标,根据清河县实际生产情况,现提出玉米生产的技术指导意见。1达到增产增效的途径针对目前玉米生产中存在的效益低下问
改革开放的举措给我国经济快速发展带来了很多机遇,与此同时也出现了城乡收入差距的不断扩大的局面。采用协整的分析方法考证我国城乡收入差距与经济增长的关系,在此基础上,