论文部分内容阅读
随着天基测控系统载波频段的不断提高,由此而产生的大多普勒频偏对信号的捕获提出了更高的要求。而传统的直接序列扩频体制对多普勒频偏敏感,这将大大延长系统的捕获时间,同时也会提高接收机复杂度。本文研究了Chirp信号利用时频耦合对多普勒频偏不敏感的特性,同时针对其时频特征明显,安全性较差的问题,研究了一种类噪声Chirp扩频通信系统,并设计完成了基于FPGA硬件架构的接收机原理样机开发工作。本文的主要研究内容如下:1、分析了现有的天基测控信号捕获算法在高动态、低信噪比下的捕获性能,研究Chirp信号的时频耦合、脉冲压缩等特性,并针对Chirp信号安全性较差的问题,提出采用类噪声Chirp信号作为系统基带波形,理论分析并仿真了类噪声Chirp信号在不同相位尺度因子下的多普勒容限以及LPD/LPI性能。2、研究了基于双匹配滤波器的类噪声Chirp信号快速同步捕获方法,充分利用CNW时频耦合特性,接收机只需要在时域搜索匹配滤波器输出峰值的位置就可完成符号同步和多普勒频偏估计,相比于传统的时频二维搜索方法,在接收机复杂度基本不变的情况下,捕获时间由原来的5s左右缩短到10ms以内。3、传统Chirp扩频系统采用调频率携带信息,具有较好的鲁棒性,但信息传输速率较低,且不易实现高阶调制。本文研究了CNW具有良好的自相关性能,采用高阶CCSK调制技术,有效提高了系统的信息传输速率以及频带利用率。并针对传统采用相关器组解调高阶CCSK复杂度较高的问题,研究了一种基于两段拼接匹配滤波的高效解调方式,并采用串并转换的方式消除符号间干扰,提高解调性能,同时可以有效减少硬件消耗资源。设计并完成了类噪声Chirp扩频通信系统基于FPGA的接收机原理样机的开发工作,并详细阐述了接收机各模块的设计及实现方式,包括数字下变频、信号捕获、符号同步及多普勒估计、多普勒补偿和CCSK解调等模块。考虑到FPGA面积与速度互换原则,分别设计了串行和并行两种匹配滤波实现方式。串行方式需要更高的系统时钟,但是可以有效地降低系统消耗资源。