论文部分内容阅读
高功率密度、高效率已经成了VRM的发展趋势,但是随着IC对供电要求的不断提高,现有的5V、12V输入VRM已经不能满足它的要求了,可以预测不久的将来,VRM必然会把输入母线电压提高到48V,这样做能够减小输入电流从而使得母线损耗减小,有利于效率提高,同时可以大大减小输入滤波器体积。 本课题主要以48V输入,3.3V/30A输出的VRM为研究对象,选取拓扑为有源箝位正激式变换器。首先,分析了在软开关环境下,有源箝位正激式变换器的详细工作过程,并结合过程分析,详细分析了有源箝位正激式变换器在各个工作过程中的主要损耗,并分析了有源箝位正激式变换器工作时会出现的问题;其次,介绍了有源箝位正激式变换器的主要器件的设计方法,并给出设计实例;再次,对有源箝位正激式变换器进行小信号建模,结合建模结果,进行控制回路的设计;最后,制作了一台48V输入、3.3V/30A输出的样机,验证设计的有效性。