论文部分内容阅读
雷达回波模拟器在系统研制、性能评估方面具有重要意义,其中数字射频存储器(DRFM)是回波信号模拟器实现的关键技术和难点,本文研究了雷达中频模拟器系统设计与数字信号处理算法的理论和实现。论文研究内容如下:第一章介绍了论文的研究背景、意义等,而后分析了雷达信号模拟器及数字射频存储器的国内外研究现状,介绍了论文重点研究的内容。第二章研究了数字射频存储器和数字化接收技术原理,研究分析了采用FPGA实现宽带数字调制解调、CPCI总线模块的数据读写、光纤板间数据传输等技术实现途径,介绍了雷达中频回波模拟器硬件设计,并对该系统的数字处理部分结构及数字射频存储器的实现结构进行了详细分析。第三章以线性调频雷达波形为对象,研究了全数字正交解调调制算法,提出了宽带复系数校正滤波算法的改进算法,解决了前端A/D输出的高速数据流与后端数字信号处理单元的低吞吐率不匹配的问题,保证了滤波器在FPGA中的实时实现。Matlab仿真结果的对比证实了改进后算法的正确性和有效性。第四章主要研究了雷达模拟器的核心算法在FPGA上的工程实现问题。首先给出了具体实现结构,接着分别实现了SPI对DAC的配置功能仿真、全数字正交解调及调制、宽带复系数滤波算法等功能模块,运行结果验证了FIR滤波器并行结构的实时性,达到设计指标要求。