论文部分内容阅读
本文通过分析数字信号处理器综合实验系统的需求,基于DSP+CPLD的新型体系结构,设计并实现了数字信号处理器综合实验平台;在该平台上进行了硬件系统测试、应用算法研究和综合系统设计,并给出了相应程序代码。综合实验系统具有如下资源:DSP核心模块和CPLD逻辑控制;扩展存储器模块;键盘、图形点阵式液晶与LED显示;中断输入、通用I/O、同/异步串行口;语音信号处理和网络通信控制;单片机控制的主机接口与二次扩展模块区;本设计采用了模块化设计思想,充分发挥了DSP+CPLD结构的灵活性和可扩展性,具有开放式的体系结构,提供进行DSP应用系统的二次开发接口。