论文部分内容阅读
TD-SCDMA系统是我国拥有自主知识产权的通信技术标准,是第三代移动通信技术的三大主流标准之一。它将TDMA和CDMA两种方式灵活结合,采用了智能天线和联合检测技术,为系统提供了较高的频谱利用率和良好的抗干扰性能。
本课题选自于中国移动通信研究院的下一代新型无线接入网络架构C-RAN项目,课题任务是在Intel处理器上完成下行符号级处理,并达到实时性要求。文中首先介绍了TD-SCDMA系统采用的关键技术和物理层相关背景知识,重点介绍了帧结构和时隙结构以及物理信道;随后对本文的硬件开发平台Intel处理器进行说明,并介绍了实验中使用的Intel编译器、测试分析软件和优化指令;接下来针对TD-SCDMA物理层下行符号级处理的过程进行了详细的研究,分别就TTI级别处理和无线帧级别处理给出总体设计结构和每个模块的实现方案;接着在第一版代码的基础上,搭建了回归性测试平台,结合Intel处理器的优化流程和特点,总结归纳出几种常用的优化方法,并对个别模块做了算法上的优化改进,最后给出下行符号级处理最终优化结果。
优化结果表明,Intel处理器为TD-SCDMA下行符号级处理提供了良好的实现平台,其自身的高效处理能力与合理的结构设计相结合,能够使整个系统达到实时性的要求。