论文部分内容阅读
随着移动互联网迅猛发展,通信产业链上各大厂商面临着诸多来自无线接入网的多方面挑战,如何有效的控制设备终端的能耗,充分利用空闲频谱资源,合理选址降低建设及运维成本,对下一代无线通信系统提出更高要求。在此背景下,针对下一代无线接入网C-RAN网络架构,基于Intel通用处理器,研究实时信号处理技术,以实现通信系统所要求的实时性处理目标,将成为下一代无线接入网领域中的关键技术之一,并对移动互联网的发展产生巨大的产业价值。
论文的主要工作包括如下:
面向C-RAN系统网络框架,分析TD-SCDMA系统特征,研究TD-SCDMA系统的帧结构和上行信道编码复用过程,并深入学习Intel通用处理器开发平台、Intel编译器及VTune性能分析器开发工具以及SSE指令集。
针对下一代无线接入网的实时性处理要求,根据Intel通用处理器内核执行特点,提出基于线性卷积的8根天线接收数据预先合并算法,在此基础上改进提出基于循环卷积的8根天线接收数据预先合并算法,适用于TD-SCDMA系统的上行链路同步检测;针对比特级无线帧的特点,重点研究分析TFCI译码算法和解速率匹配算法,以实现通用处理器的实时性算法要求。
基于Intel通用处理器开发平台,设计TD-SCDMA上行链路整体结构,实现优化上行同步检测模块、比特级无线帧模块,联合接收机模块和比特级译码模块,调试整个上行链路并总结基于Intel通用处理的优化方案,测试结果表明在单核CPU服务器上,整个上行链路满足同时支持3路TD-SCDMA载波的实时处理要求。