论文部分内容阅读
本文主要是从工程应用的角度,分析了移动通信信道的特性,建立了相应模型;详细讨论了RS码的各种编译码算法,然后重点研究了Euclid迭代译码算法及RS(255,205)码编译码器的设计方法,并用FPGA完成了仿真验证;最后讨论了RS编译码器的ASIC设计过程,并详细分析了逻辑综合结果。本文的主要创新之处在于,在详细研究RS码的编译码原理的基础上,对RS码的Euclid迭代译码算法进行了一定的修改,并据此算法提出了新的电路实现结构,使其具有重复和递归结构,然后利用这种电路结构进行了基于流水线技术的芯片设计,最后我们不仅用Altera公司的FPGA芯片实现了RS码编译码器,还在Cadence公司和Synopsys公司的EDA工具环境下进行了ASIC设计和研究。结果表明这个通过流水线技术设计的芯片在获取高的译码速度方面有很大的优势,并且它能同时纠正移动通信信道中的随机错误和突发错误。