论文部分内容阅读
近年来,随着科学技术的发展,高速多样的雷达信号对雷达接收设备的信号处理能力的要求越来越高。雷达信号的载频频率的不断提高和信号带宽的不断增大,使得提高雷达测量频谱的精度、实时性和降低成本成为国内外许多学者的研究课题。EDA技术能力的提升以及可编程逻辑器件FPGA(即可编程门阵列芯片)的发展,为雷达信号处理的实现方法提供了多样性研发的空间,为基于FPGA芯片硬件的算法模块的实现提供了可能性,缩短了硬件电路开发的周期,使算法模块的集成及灵活度大大提高,同时也很大程度上提升了信号处理的实时性。高速的采样率对后端信号处理系统的处理能力提出了较高要求,同时为达到实时性,还要求信号处理系统具有多任务并行处理能力。由于FPGA芯片能够并行进行简单逻辑的或者重复处理数据能力强的特点,可以突破以前在雷达信号处理的过程中数据处理速度不能匹配的瓶颈,满足高分辨率、高精准度的要求,并给信号的后续处理提供条件。针对雷达信号处理的高速性和实时性的要求,本文设计实现了一个利用FPGA芯片做核心处理算法的数字化的雷达信号处理器。本文采用多FPGA芯片工作的信号处理方案,选用Virtex-5系列FPGA,依据接收系统要求,通过细致认真的分析,以雷达信号处理平台的集成化,高速高宽带特性及实时性的实现为重点,提出了一种基于可变大点数FFT运算器雷达信号处理设备,主要完成了一下2方面内容:1.实现了多FPGA芯片架构的雷达信号处理平台2.成功用硬件描述语言VHDL在Xilinx公司软件ISE13.4的环境下编写代码,实现了基于可变大点数FFT运算器的雷达信号的精确测量处理功能最后对所设计的雷达信号处理平台各个关键模块进行了测试,并对雷达信号处理平台整体进行了测试及数据分析,测试的结果良好。