论文部分内容阅读
在信号与信息处理领域,数据采集技术发挥着至关重要的作用。随着现代工业生产与计算机技术的飞速发展,传统数据采集设备很难满足未来高带宽、大容量、高实时性的数据处理需求。然而,总线技术的不断更新换代使得高速数据采集成为可能。PCI Express(PCI-E)总线作为第三代I/O总线技术,以其突出的性能和超高的传输速率广泛应用于当前的数据采集设备中。通常,低通道数的PCI-E数据采集卡可以采用简单的电子设计自动化(EDA)软件如Protel完成电路原理图和印制电路板(PCB)的设计。然而,对于高通道数PCI-E数据采集卡,由于信号传输速率更高,在PCB的设计过程中需要重点考虑反射和串扰等信号完整性问题,因而简单的EDA软件已无法满足设计需要。为此,本文采用一种更为先进的EDA软件Cadence,按照高速PCB设计流程,从原理图设计,到PCB的布局布线,再到PCB的仿真优化,最后到电路板的调试,初步实现了基于8通道PCI-E总线的高速数据采集卡的研制。论文首先对整个硬件系统进行模块化,并针对各模块进行芯片选型与实现方案的设计。在规划好系统的实现方案之后,根据芯片数据手册针对采集卡各模块进行原理图的设计。在PCB设计阶段,采用的是高速PCB设计方法。在高速PCB设计中,信号的高频化和窄沿化所带来的信号完整性问题需要特别考虑,这将直接关系到设计最终能否实现预期的功能。高速PCB设计中包含信号完整性仿真,由于仿真可以最大程度地改善信号完整性问题,因而PCB设计成为整个高速数据采集卡研制过程中的重点。在本阶段,论文首先对比了传统PCB设计方法与高速PCB设计方法的不同,然后在介绍反射与串扰两大主要信号完整性问题理论知识的基础上,从分层、布局、信号完整性仿真以及布线这四个方面对采集卡进行实际的PCB设计。采集卡的信号完整性仿真为本文的重中之重,通过仿真得到一些具有指导意义的约束规则,如匹配端接、线间距、耦合长度、差分走线静态公差等,利用这些约束规则驱动布局布线,最终在保证良好的信号质量的前提下完成采集卡研制过程中最为关键的PCB设计环节。接下来,对研制出的采集卡实物进行基本功能的测试,包括电源测试和FPGA测试。最后,论文对采集卡的整个研制过程进行总结,并对采集卡可以改进和完善的地方做出展望。