论文部分内容阅读
自上世纪70年代中期诞生以来,移动通信系统经过40多年的发展,目前已开始向第四代迈进。至2011年底,全球移动终端用户突破60亿,移动通信技术已成为人们生活必不可少的一部分。然而,新一代移动通信系统中广泛采用OFDM等非恒包络调制及多载波技术,导致信号峰均比过高,射频功率放大器效率低下。业界在提高射频功率放大器效率的数字算法方面进行了大量研究,却鲜有对算法运行载体的信号处理平台进行研究和论述。为此,本文提出一种基于软件无线电的射频高效功率放大器信号处理平台实现方案。首先,本文回顾了峰均比降低和数字预失真两项射频高效功率放大器数字辅助技术的发展历程。并按体系结构分类,详细分析了现有的软件无线电信号处理平台产品和基带硬件关键技术现状,结合上述分析及总体需求,确定信号处理平台采用CPCI总线式和FMC模块式设计。其次,将信号处理平台分为信号处理主板与数据采集夹层卡两部分,给出信号处理模块与数据采集模块的功能结构、总线接口以及电源系统的详细设计描述。其中,信号处理模块以Xilinx Virtex-6FPGA、TMS320C6455DSP和P2020双核通用处理器为核心,数据采集模块以ADS5400和DAC5682Z为核心。最后,完成了信号处理平台FPGA、DSP与GPP模块间互联总线接口数据传输速率测试,并对数据采集模块时钟、ADC与DAC的噪声特性进行了测试,测试结果表明:平台能提供最高达480Mbyte/s以上的数据传输能力,时钟抖动优化至844fs,ADC SNR与DAC SFDR指标典型值分别为54.7dBFs和63.2dBc。本文研究的信号处理平台具有模块化、通用化的特点,不仅成功用于射频高效功率放大器数字算法平台,还在机间通信、某大型系统原型验证等数个项目中得到应用,丰富了国内射频高效功率放大器技术研究和无线通信信号处理平台研究,具有良好的参考价值和商用价值。