论文部分内容阅读
无线通信技术发展到今天,已经成为人们生活中一种不可代替的通信方式。短波通信具有通信距离远、设备简单、不易被摧毁以及成本低廉等优点,是目前承担国际通信业务的主要技术手段之一。在短波移动通信设备的研制过程中,需要测试短波传输设备的性能。在实验室环境下,模拟短波信道就显得十分必要,短波信道模拟器的需求也日趋强烈。目前,数据通信的需求趋于高速、大容量,传统的窄带短波信道模拟器已不能满足要求,所以本文提出一种基于ITS模型设计,并以FPGA为信号处理核心来实现宽带短波信道模拟器的方案。本文先是对短波通信的传输特性进行了详细的介绍;随后,从理论上对Watterson模型和ITS宽带短波信道模型做了重点介绍,并且进行了比较分析,提出用高斯拟合ITS模型的时延功率分布函数以使仿真实现具有可操作性。并且,从理论上分析了多径效应、多普勒频移和多普勒频扩以及频率选择性衰落等因素对短波信道的影响和典型时变多径衰落信道的理论模型。研究了抽头延迟结构的基础上,建立了抽头延迟线(TDL)的仿真模型,理论分析了基于ITS模型的信道模拟器的可实现性,最后选定ITS模型为本设计宽带短波信道模拟器的理论模型,提出基于该模型的FPGA程序总体框架和主要算法模块的设计,并根据提出的方案进行了仿真分析。最后,本设计选用集成了符合SCA2.2.2规范的Spectra OE软件的软件无线电硬件平台,实现了短波信道模拟器的设计方案,在此基础上对短波信道模拟器进行了测试,分别测试了多径延时、多普勒频移和多普勒频扩等性能指标,可达到时间延迟为5ms、多普勒频移为100Hz和多普勒频扩为100Hz的设计要求,测试结果证明了方案的有效性。