论文部分内容阅读
数字电视是继黑白电视和彩色电视后的第三代电视。通过数字高清晰度电视机顶盒可以使用高清晰度电视收看高清晰度的数字电视节目,也可用现有的模拟电视收看标准清晰度的数字电视节目,是模拟电视向数字电视过渡的桥梁。
在我国,对数字有线电视机顶盒的开发具有重要的实际意义。在数字电视机顶盒的开发研制中,机顶盒硬件的设计是整个开发工作的基础和重要组成部分,而信源解码器的研制则在机顶盒的硬件设计中处于核心地位。
本论文完成的任务是设计与实现MPEG-2信源解码器中混频器/编码器子系统部分。这个子系统将来自OSG子系统的图形和来自解码视频层的数据进行混合编码,然后输出NTSC/PAL/SECAM制的RGB/YPbPr,CVBS或S视频信号给电视机或监视器,也能直接输出数字视频信号给外部编码器。
在文中,先分析混频器/编码器子系统的实现功能,给出系统结构框图。根据系统结构框图,对混频器/编码器进行FPGA设计。在硬件设计过程中,根据FPGA技术的优点,采用数字系统“自项而下”的设计流程,将整个系统进行功能模块分割并分别实现。所有处理模块均采用Vedlog HDL语言编写,对其中的主要模块都进行了优化设计。设计的每一步都进行仿真验证,以保证设计的正确性。最后用EDA工具综合实现混频器/编码器。